該Arria V FPGA RF 開發套件包含 完整RF 發送、接收和數位預失真回饋所需的軟硬體,將設計和驗證RF 系統所需時間從數月縮短至數星期,範圍涵蓋無線基地台、遠端網路架構 (remote radio head) 及軍事無線電情報設備等。 Arria V FPGA RF 開發套件提供RF 開發人員Altera 最新28 nm FPGA、TI 最新類比數位轉換器 (ADC)、數位類比轉換器 (DAC) 與時脈產品。提供比同類解決方案高 2.5 倍的發送與數位預失真回饋頻寬,是業界首款支援高達 75 MHz 頻寬的完整主要及分集接收開發平台。 Arria V FPGA RF 開發套件特性與優勢: • 28 nm Arria V FPGA:為無線應用提供最低總功耗,平衡成本與效能抉擇; • 最高 500 MHz 發送與回饋頻寬:支援 100 MHz 發送頻寬與五階預失真校正; • 最高 75 MHz 主要/分集接收頻寬:滿足多重載波 (multi-carrier) 3G 與 4G 標準的嚴格要求,提供 14 位元解析度與 31.5 dB 增益範圍; • 低相位雜訊分數鎖相迴路 (PLL) /電壓控制振盪器 (VCO):可為發送、接收與回饋混頻器 (feedback mixer) 及調變器提供本地振盪器 (local oscillator) ; • 模組化設計:可快速無縫整合其它及下一代評估模組 (EVM)。 Arria V FPGA RF 開發套件包括 Arria V FPGA 開發模組及以下 TI RF 元件: • TSW30H84EVM:完整RF 發送參考設計,包括業界最低功耗 1.25 GSPS 四通道 16 位元數位類比轉換器 DAC34H84; • TSW1266EVM:數位預失真回饋參考設計; • TSW1265EVM:寬頻雙接收器參考設計,包括業界最低功耗雙通道 14 位元類比數位轉換器 ADS4249; • TSW3065EVM:獨立本地振盪器,採用 TRF3765 係數 (integer)及分數 PLL/VCO; • HSMC-ADC-Bridge 與 ArriaV-TI-Adapter:做為TI 及 Altera 硬體連接介面。
- 新聞稿有效日期,至2012/07/27為止
聯絡人 :APEX 聯絡電話:02-7718-7777*519 電子郵件:scott@apexpr.com.tw
上一篇:Cypress推出新款USB 3.0 SuperSpeed介面機板
下一篇:VMware 支援 Apache Hadoop 在公私有雲上運行
|
■ 我在中國工作的日子(十四)阿里巴巴敢給股票 - 2023/07/02 ■ 我在中國工作的日子(十三)上億會員怎麼管理 - 2023/06/25 ■ 我在中國工作的日子(十二)最好的公司支付寶 - 2023/06/18 ■ 我在中國工作的日子(十一)兩個女人一個男人 - 2023/06/11 ■ 我在中國工作的日子(十)千團大戰影音帶貨 - 2023/06/04 ■ 我在中國工作的日子(九)電視購物轉型電商 - 2023/05/28 ■ 我在中國工作的日子(八)那些從台灣來的人 - 2023/05/21 ■ 我在中國工作的日子(七)嘉丰資本擦身而過 - 2023/05/14 ■ 我在中國工作的日子(六)跟阿福有關的人們 - 2023/05/07
|