可組態多媒體子系統暨CPU/DSP核心全球領導廠商ARC Internationa於今年6月宣佈併購VTOC開發商─Tenison Design Automation公司之後,全力推動下一代產品的開發,近日更緊接著推出VTOC® 4.0 Toolset,支援從Verilog和VHDL RTL建立100%週期精確(cycle accurate)的 C++和SystemC模型。VTOC 4.0含有一個新的智慧型編碼分析系統,協助設計業者研發更具效率且更高效能的C++和SystemC模型。這些原始碼模型能加速開發具備關鍵效能特性的韌體,例如裝置驅動程式、編解碼器或在一個完整SoC上進行軟體功能驗證,甚至在目標SoC投產前開發一個完整的軟體套件並完成除錯。再者,以VTOC技術為基礎的ARC IP eXchange,讓IP廠商、半導體和無晶圓廠公司能夠安全的為軟體開發業者、夥伴及客戶提供C++和SystemC模型。 新一代的VTOC 4.0承襲了前幾代超過五年以上的豐富經驗,協助客戶降低系統設計成本,縮短整體SoC開發時程並降低因功能錯誤而被迫重新設計的機率。 智慧型編碼分析引擎簡化模型建立程序 VTOC 4.0 Toolset的主要功能是一個新的智慧型編碼分析系統,功能包括: 1.報告RTL的錯誤和潛在錯誤,提供診斷能力協助設計工程師修復問題 2.辨識可能在模型生成時形成瓶頸的RTL,允許使用業界標準介面取代人工編C++/SystemC模型 3.提供run-time分析與回饋,讓模型可以針對特定應用進行最佳化效能微調
因此專業工程師夠輕鬆的自動建立100%週期精確模型。 運用既有的VTOC模型生成技術 VTOC利用合成技術建立高度最佳化且比原有RTL更高抽象層級,高達100%週期精確性的原始C++和SystemC模型。這些模型能支援: 1.架構探索 2.開發關鍵效能特性的韌體 3.讓公司能以ARC IP eXchange平台獨立的方式流通IP給夥伴或潛在客戶而無安全上的顧慮。 VTOC由劍橋大學電腦實驗室開發,於2002年9月推出第一代版本,至今已廣泛應用於許多SoC設計當中。 關於ARC專利可組態技術 ARC專利可組態處理器技術,協助SoC設計工程師為終端應用開發最佳化矽晶方案。可組態ARC子系統或處理器產品讓設計工程師可以自由保留必要的功能,移除非必要的功能。再者,設計工程師也可以為ARC子系統與核心增加客製化的指令,藉由定義加速關鍵程式碼執行的客製化延伸以大幅提升應用效率,如此一來就能提供一個針對特定應用建立最均衡處理速度、面積和功率的SoC,達到更低功耗且更小尺寸的晶片以節省製造成本。 VTOC 4.0在ARC內部廣泛使用,並已為ARC 600和ARC 700系列可組態處理器以及最近發表的ARC® Video Subsystems建立快速且100%週期精確性的模型。 產品供應 ARC VTOC 4.0現在已開放授權給全球客戶,詳細資訊或希望試用評估VTOC者請洽詢ARC International (info@arc.com)或參觀www.arc.com。 關於ARC International plc ARC International是可組態子系統暨CPU/DSP處理器的全球領導廠商,其產品獲全球半導體公司廣泛採用,以開發具備策略競爭優勢的系統單晶片(SoC)設計。ARC的專利可組態產品優勢包括小尺寸、低功耗、低製造成本,更重要的是,能夠比「固定組態」核心方案創造更高的產品差異性。 ARC International事業遍佈全球,在美國加州和英國St. Albans設有企業總部和研發中心。ARC International在倫敦證券交易所掛牌交易,代號ARK。詳細資訊請參觀www.ARC.com。
- 新聞稿有效日期,至2007/11/09為止
聯絡人 :陳怡帆 聯絡電話:02-87734277*124 電子郵件:fanny_chen@accesspr.com.tw
上一篇:CSR與四川英達科技合作為全中國部署定位技術
下一篇:D-Link推出業界首款Green Ethernet環保節能技術交換器
|